错误 #3055
pdcp重排序定时器处理机制错误
开始日期:
2025-03-31
计划完成日期:
% 完成:
0%
预期时间:
问题归属:
CU, DU
发现问题版本:
Rel_2.1.17P
目标解决问题版本:
Rel_2.1.17P
FPGA板卡类型:
CPU类型:
文件
相关的问题
历史记录
由 孙 浩 更新于 27 天 之前
- 文件 #3055问题单回归-0410.rar #3055问题单回归-0410.rar 已添加
- 状态 从 转测试 变更为 已解决
- 问题归属 DU 已添加
基于17P_Pre1T2版本,替换du与cu包,验证情况如下:
> 1、基站配置:qfi=1和qfi=2的用rlc um模式,pdcp 重排序定时器qfi=1和qfi=2所映射的drb对应的pdcp_config为100ms, qfi=5和qfi=9为300ms;
> 2、验证结果:切换场景覆盖(vonr中做同频xnng混合切换、vinr中做同频xnng混合切换、vonr中做异频xnng混合切换、vinr中做异频xnng混合切换),
> 所有切换场景中终端无掉线业务不中断(vinr切换中偶现在切换时刻有几秒钟的视频卡顿但可快速恢复正常);
由 孙 浩 更新于 8 天 之前
- 文件 #3055问题单回归-0429.rar #3055问题单回归-0429.rar 已添加
- 状态 从 已解决 变更为 已关闭
在17P_Pre1T3版本,验证如下:
1、基站配置:qfi=1和qfi=2的用rlc um模式,pdcp 重排序定时器qfi=1和qfi=2所映射的drb对应的pdcp_config为100ms, qfi=5为300ms,qfi=9为50ms;
2、验证异频vonr、vinr中的xnng混合切换中业务不中断,切换流程正常,问题关闭。