功能 #591
转频电路上板测试
状态:
已解决
优先级:
普通
指派给:
-
类别:
FPGA
开始日期:
2021-07-21
计划完成日期:
2021-08-19
% 完成:
100%
预期时间:
16.00 小时 (合计: 88.00 小时)
问题归属:
描述
①转频电路的zynq7010工程已经合成并生成bit,资源使用情况无问题,待上板验证
②转频电路的tdd硬件连接、9361的上电需要参考样例工程进行详细设置
文件
子任务
历史记录
由 匿名用户 更新于 将近 4 年 之前
- 状态 从 新建 变更为 进行中
考虑硬件情况,目前使用少资源版本,即不包括8路并行、pss序列和ss序列的自动生成。¶
①对工程出现的功能进行补充- tx/rx频点配置
- 频偏调整
- tx衰减设置
- rx增益设置
- ps-pl中断
②初步打桩
测试条件: 考虑根据ram使用,进行数据打桩测试(使用30720=0.5ms*61.44MHz的数据)
预期:
a.跟仿真对比,输出相同的sync_alg 频偏跟样点调整量
b.跟仿真对比,输出相同的proc_ctrl 频偏、样点调整量及状态机切换
③基站联调测试
测试条件:
a.数据量=21ms*61.44MHz,注意相关参数的修正(周期、cnt_readout、d1158、caseb调整量)
b.使用固定参数,无需可配置
c.考虑在板采21ms数据进行仿真(如果可行)
d.cell_id设置245,rb起始位置30rb
预期:
a.采数仿真分析符合预期
b.第二次的调整量反映出帧对齐
④可配置参数、维测等功能完善
由 匿名用户 更新于 超过 3 年 之前
- 文件 211229_a.jpg 211229_a.jpg 已添加
测试2天线,速率如下 ,
灌包300m,测速下行230m,上行50m,
中心频点 :628.1MHz