项目

一般

简介

错误 #984

上行有频偏的情况下,打开频偏补偿功能,并没有效果

高 峰超过 2 年 之前添加. 更新于 超过 2 年 之前.

状态:
已关闭
优先级:
普通
指派给:
董 小平
类别:
-
开始日期:
2022-12-02
计划完成日期:
% 完成:

0%

预期时间:
问题归属:
PHY
发现问题版本:
Rel_2.1.11P
目标解决问题版本:
Rel_2.1.12P
FPGA板卡类型:
115P+PRU
CPU类型:
Xeon-gold5218(宝德)

描述

Pre2版本 上行调度修改为12symbol之后,DMRS位置从原来的2,11 变更为2,9.
物理层频偏补偿算法补偿系数是按照DMRS 2,11做的;DMRS变更为 2,9后,需要重新添加2,9补偿系数分支。


文件

算法链路修改.PNG (10.3 KB) 算法链路修改.PNG 董 小平, 2022-12-02 18:28
无频偏的星座图.PNG (9.41 KB) 无频偏的星座图.PNG 董 小平, 2022-12-02 18:28
1.PNG (5.22 KB) 1.PNG 董 小平, 2022-12-02 19:51
2.PNG (5.96 KB) 2.PNG 董 小平, 2022-12-02 19:51
3.PNG (16.3 KB) 3.PNG 董 小平, 2022-12-02 19:51

历史记录

#1

由 董 小平 更新于 超过 2 年 之前

修改了算法链路如下的代码,最终星座图没有频偏引起的旋转。
修改算法链路如下

最终的星座图

#2

由 董 小平 更新于 超过 2 年 之前

继续修改在板对应2,9的代码部分
1、第一处,修改估计频偏的系数7

2、dmrs_mmse_ce_time_interp_freq_Compen中插值系数修改

3、bblib_channel_estimation_5gnr_type1时域插值的系数修改

修改完毕,待在板测试验证效果。

#3

高 峰 更新于 超过 2 年 之前

  • 状态新建 变更为 转测试
#4

高 峰 更新于 超过 2 年 之前

新版本在板测试没有效果,但在板采数用频偏补偿的matlab 是可以译对的
需要PUSCH ST比对一下数据

#5

高 峰 更新于 超过 2 年 之前

  • 状态转测试 变更为 进行中
#6

高 峰 更新于 超过 2 年 之前

PUSCH ST链路x86也是可以译对的;找测试确认了一下,是没有打开频偏补偿功能,需要打开频偏补偿后重新测试。

#7

高 峰 更新于 超过 2 年 之前

频偏补偿打开实际测试,流量可以达到预期;证明西安环境确实是频偏问题导致。FPGA 硬件时钟问题提新的问题单 #987 跟踪

频偏补偿算法离产品使用,还遗留2个问题:
今天你发现的,高通CPE出现过接入困难的情况;
需要上行多用户测试,看看是否有PHY 超时挂死的情况

#8

由 吕 国荣 更新于 超过 2 年 之前

频偏补偿的代码修改: 可以根据上行的符号数自适应调整;代码已经合入 pre4版本中

#9

高 峰 更新于 超过 2 年 之前

  • 状态进行中 变更为 转测试

PHY升级 symbol数12和14 自适应

#10

由 吕 国荣 更新于 超过 2 年 之前

  • 状态转测试 变更为 已解决
#11

高 峰 更新于 超过 2 年 之前

  • 状态已解决 变更为 已关闭

导出 Atom PDF