项目

一般

简介

活动

从 2023-06-19 到 2023-07-18

2023-07-18

17:36 需求CR #1222: 增加一个FHDEMO的初始化流程配置
需求描述:
1. 增加一个fh_demo模式配置,在dev系统配置sys.cfg文件中
1:fh_demo模式,0:正常模式(YANG模型);默认值为0
2. fh_demo模式下,配置信息当前程序写死(只支持单RU0,...
高 峰
10:57 需求CR #1222 (已解决): 增加一个FHDEMO的初始化流程配置
在不要求phy 参与的情况下,启动fhdemo的最小配置,将以前需要从yang中读取的配置文件,可以设置从文本配置中读取,以方便启动Fhdemo。 战 弋戈
11:49 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
按照如下情况发送UDP数据包,会发生偶尔不能接收的情况。比如x86端的client一次发送9个a字符串,ps端的server端再接收到9个a后,发送回来,在x86端抓包不能抓到返回的数据包,在pl端可以看到数据包已经发送给了au。 战 弋戈

2023-07-17

10:57 错误 #1211 (已解决): CPRI Fh demo测试,fpga把tx包丢弃
杨 晋
10:55 错误 #1211 (进行中): CPRI Fh demo测试,fpga把tx包丢弃
分析是:开始启动下行发数时,下行数据中带的时隙符号比当前时隙符号,晚了好几个。 代码中判断下行符号中断,符号不匹配丢弃,这个机制导致符号一直无法匹配。 删除这个保护,程序等下行符号匹配时(之前一直反压回去)再把数据发出。
另外有个上...
杨 晋

2023-07-12

10:32 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
进行scp测试时,发现当传输一段时间后,会发生长度错误,校验和不一致,导致数据包被丢弃,不能继续传输。 考虑跟udp的情形可能一致。 战 弋戈

2023-07-11

11:08 错误 #1176 (已解决): 新国产平台,编译驱动出现错误。
战 弋戈
11:07 任务 #1200 (已解决): 对spectral_offset_s 结构体可以进行正负值的设置。
在发布新14P_pre1 时,FPGA出了个新版本,国荣进行了测试。 战 弋戈

2023-07-10

20:06 错误 #1211 (已解决): CPRI Fh demo测试,fpga把tx包丢弃
杨 晋

2023-07-06

10:11 任务 #1202 (已关闭): 根据au寄存器,查询几个RU在位。
战 弋戈
09:59 任务 #1201 (新建): 当cu或du或phy崩溃时,增加FPGA日志记录。
1. 新增MT 命令的打包
2. au_rd_dbg.sh 打包。
战 弋戈

2023-07-05

17:02 任务 #1200 (已解决): 对spectral_offset_s 结构体可以进行正负值的设置。
最高位表示符号位。 0: 正值, 1: 负值 。 战 弋戈
15:05 错误 #791: FX200 在fpga占用资源高时,eth ip输出时钟频率不对,出现RU连接不上
!20230705-150342.jpg!
!20230705-150352.jpg!
杨 晋

2023-07-04

18:15 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
通过测试可以总结有两个问题:
1. x86端收到的数据包,长度不正确。
2. x86端收到的数据包的内容会少。 比如:最后的字符'a'被00替换。
战 弋戈
16:50 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
数据包从ps->x86可以穿过FPGA通道。 在x86端发现数据包的长度被修改, 跟ps端发出的数据包不一致。 校验和不一致导致被丢包。
有时也会出现长度不被修改,但校验和不一致,导致丢包。
战 弋戈
10:33 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
第四个包时,在x86端接收时,出现了问题。 战 弋戈
10:25 错误 #1196: PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
x86端的网卡出现bad length 错误。实际数据的长度是9. 这个长度估计中间被修改。 战 弋戈
10:22 错误 #1196 (挂起): PL eth 通道在进行udp 测试 小于64字节包测试时,会出现丢包现象。
ps端:udp server 接收 x86 发来的udp数据包,进行打印后返回给x86.
x86端: udp client 发送udp数据包并接收发送给x86的数据包内容。
在x86端出现数据包长度错误,导致数据包被丢弃。
!...
战 弋戈
10:02 错误 #1176: 新国产平台,编译驱动出现错误。
重新写一个hello的ko文件也没有编译通过, 考虑可能是内核的问题。 重新编译内核并安装后,可以启动。 还是出现asm 错误。
后来考虑是gcc 环境的问题, 重新安装系统后,可以编译通过。
战 弋戈

2023-06-29

10:14 错误 #797 (已关闭): 222环境,概率性出现RU时钟不能锁定
在问题单791关注此问题 杨 晋
10:14 错误 #797 (进行中): 222环境,概率性出现RU时钟不能锁定
杨 晋
10:13 错误 #791 (进行中): FX200 在fpga占用资源高时,eth ip输出时钟频率不对,出现RU连接不上
杨 晋
10:11 错误 #791 (已解决): FX200 在fpga占用资源高时,eth ip输出时钟频率不对,出现RU连接不上
杨 晋
10:11 错误 #791 (进行中): FX200 在fpga占用资源高时,eth ip输出时钟频率不对,出现RU连接不上
杨 晋
10:10 错误 #791: FX200 在fpga占用资源高时,eth ip输出时钟频率不对,出现RU连接不上
在797问题单关注此问题 杨 晋
10:12 错误 #674 (已解决): fhdemo 绑定cpu后,接收时出现rx_seq 跟 ttiCount 逐渐增大的情况。
杨 晋
10:12 错误 #674 (进行中): fhdemo 绑定cpu后,接收时出现rx_seq 跟 ttiCount 逐渐增大的情况。
杨 晋
10:11 错误 #788 (已解决): FPGA有的版本偶现驱动读取版本号 全F,有的版本必现这个问题
杨 晋
10:09 错误 #789 (已解决): FPGA上电第一次挂,重启站或reboot后再没有问题
杨 晋
10:09 错误 #789 (进行中): FPGA上电第一次挂,重启站或reboot后再没有问题
杨 晋
10:08 错误 #1149 (已解决): 调试eth,RU pl发送的ping,X86收到的长度不正确
杨 晋
10:08 错误 #1150 (已解决): 调试eth,RU pl发送的tcp包,X86收到的包尾部有重复字节
杨 晋

2023-06-21

11:47 错误 #1178 (已关闭): 修改dev_om 的所有输出改为日志
战 弋戈

2023-06-20

19:35 错误 #1176: 新国产平台,编译驱动出现错误。
内核的头文件出现错误的概率比较少,可能还是makefile设置的问题。
战 弋戈
19:32 错误 #1176 (已解决): 新国产平台,编译驱动出现错误。
单独编译ko文件时,出现错误信息如下:
/root/zyg/P13_Pre1/dev2/lib/ko/nr_pcie.c:256:4: warning: ignoring return value of ‘copy_from_use...
战 弋戈
09:49 错误 #1152: PL eth 网卡udp报文x86->ps环回测试,当发送的udp报文为1字节时,x86->ps的过程中,ps端没有收到。
当发送数据到DMA时, 当数据长度小于46时,这时会修改数据长度是46,进行填零补齐长度。 战 弋戈
 

导出 Atom