活动
从 2021-08-05 到 2021-09-03
2021-09-03
- 11:43 功能 #638: 7020工程搭建及测试
- 迁移合并 新的sync_alg代码时,ip合并遇到问题。
2021-09-02
- 10:07 功能 #638 (已解决): 7020工程搭建及测试
- 说明:将y220的7010工程,增加功能,搭建7020工程
7010工程 freq_conv_210707_zc7010/
7020工程 freq_conv_210902_zc7020
测试:见后续子任务
2021-09-01
- 18:53 错误 #636 (已解决): 在板跟matlab计算的峰值不一致
- 经过加大使能后采数确认,偏差是由于采数错了点引起
!210901_onboard.png!
!210901_matlab.png!
- 18:51 错误 #636 (已解决): 在板跟matlab计算的峰值不一致
- 现象:
在板的频偏基本一致,但是峰值差距很大
如频偏差几十hz,峰值在板110,matlab200多 - 18:47 功能 #619 (已解决): 确认fpga内部计算结果
- 16:32 功能 #635: 测例测试
- 已完成测例1、2、3、5
测例4因缺少新硬件,暂时挂起 - 16:31 功能 #635 (已解决): 测例测试
- 1。时偏测试
2。状态机测试
3。频偏测试
4。开关控制量
5。2.5ms周期测试
见飞书文档《TEC测试方案及用例》
2021-08-30
- 16:04 错误 #632 (已解决): 在板测试,相关峰值波动较大(100~250)
- 问题在最佳采样点的问题。测试MATLAB的数据,改变采样位置,最大相关值呈现sin波形的状态。
!相关峰值图形.PNG! !相关值变化.PNG!
在板测试出来的波形图有类似的变化趋势。
!在板相关峰值.png!
解决办法;... - 10:18 错误 #632: 在板测试,相关峰值波动较大(100~250)
- 现象:
1.射频入口采数、sync_alg入口采数(相关峰148),离线matlab和本地仿真分析,相关峰220;
AP:
1. 频偏不调整,观察现象;
2. 观察相关峰值是否明显,胖瘦程度;
3. 在板灌数,复现现象; - 09:53 错误 #632 (已解决): 在板测试,相关峰值波动较大(100~250)
- 10:35 错误 #633 (已解决): 基站与终端本振配置为非常接近(几十Hz),但算法测量值为3kHz左右
- 09:40 功能 #631 (已解决): 时偏闭环
- ①时偏越界问题
问题描述:在时偏靠近预期的4416点时,因采数21ms带来的2个ssb峰,导致时偏的计算摆动
问题解决:在proc_ctrl模块中进行判断,当大于1228800时,减去1228800,只计算0~1ms内的ssb。
...
2021-08-23
- 17:50 功能 #631 (已解决): 时偏闭环
- 将sync_alg计算的时偏结果连接到sfn模块
要求调整后,ssb的sfn位置基本不变 - 17:49 功能 #630 (已解决): 频偏闭环
- 经过测试,100ms左右的频偏调整间隔比较合适,即在本次频偏后,间隔100ms,再发出下次大使能进行频偏计算。
抖动幅度约在50Hz。同时钟本身漂移频率接近
/////////////////////////////////... - 15:39 功能 #630 (已解决): 频偏闭环
- 将sync-alg计算结果同ps的频偏调整闭环
- 12:01 功能 #619: 确认fpga内部计算结果
- !210820_负数问题.png!
============================================================================================...
2021-08-20
- 19:14 功能 #619: 确认fpga内部计算结果
- ①已解决频偏带来的峰值过小问题
②已解决peak_pos缺失符号位带来的负数问题
③已解决sync-alg 乘法器等ip未加复位信号带来的初始128点不为0的问题
④已解决proc_ctrl带来的发数循环周期错误引起的peak-...
2021-08-18
- 15:59 错误 #621 (已解决): fpga采数位置不固定
- 15:58 错误 #621: fpga采数位置不固定
- 经过单音输入测试,以及频偏校准后,认为
h1. 漂移是频偏引起
===============================================================================... - 14:45 错误 #620 (已解决): 板块测试搜索峰值,但是峰值范围不符合[0,256]的定点数范围
- 关联到问题616
- 14:43 错误 #626 (已解决): 频域信号质量差,匹配峰值很小问题
- 14:42 错误 #626: 频域信号质量差,匹配峰值很小问题
- 问题定位是频偏过大问题,硬件重新调整频偏。然后再观察9371采集的数据,已经正确,且峰值匹配的高度和相关值都符合预期。
4个符号的频域幅度值
!11.png!
相关匹配的值
!22.png!
- 14:32 错误 #626 (已解决): 频域信号质量差,匹配峰值很小问题
- 观察频域的数据,4个符合呈现信道抖动严重的想象。
!1.png!
纠正了-18K的频域信道质量可以
!2.png!
2021-08-09
- 10:39 错误 #621 (进行中): fpga采数位置不固定
- ①外部单音源,确认接收通道正常(频偏、是否有干扰等)
②功率触发,确认20ms内,有信号出现的固定符号位置
③对固定符号位置进行采数,确认ssb/sib
④确认ssb后,使用样点级别分辨率对两次ssb间的位移进行分析
2021-08-06
- 18:42 错误 #621 (已解决): fpga采数位置不固定
- ssb信息未固定,一直在不同的时隙、符号移动,需要确认一下
!Snipaste_2021-08-06_18-40-21位置不固定.png!
!Snipaste_2021-08-06_18-40-51位置不固定.png! - 18:36 错误 #620 (已解决): 板块测试搜索峰值,但是峰值范围不符合[0,256]的定点数范围
- 原始设置的算法的相关峰值的阈值是按单位8比特量化,相关值是0-256
但是板上采集的数据,MATLAB测试出来的峰值20%,峰值是51,需要重新查原因。
现象如下图
!峰值图.PNG!
关联到问题626 - 17:30 功能 #619 (已解决): 确认fpga内部计算结果
- 观察sync_alg及调整的计算结果
- 17:28 错误 #618 (已解决): rx采数范围内无数据
- 使用小平产生的50m带宽数据打桩,发现频点设置错误。
纠正后可以采到ssb数据
!Lark20210806-172801采到.png!
!Lark20210806-172814采到.png! - 17:27 错误 #618 (已解决): rx采数范围内无数据
- 设置带宽50m,采样率61.44m,关闭tx通道,中心频点设置3.638820G
采数分析无法看到ssb
!Lark20210806-172529无数据.png!
!Lark20210806-172542无数据.png! - 11:38 错误 #617 (已解决): y220接收底噪问题
- 分析:
测试知,是fdd独立模式下tx引入,使用enable/txnrx设置,屏蔽tx path
!Snipaste_2021-08-06_11-36-46底噪改善.png!
2021-08-05
- 20:17 错误 #617 (已解决): y220接收底噪问题
- 接收通道12bit位宽,出现最高2044的底噪;
!底噪.png!
- 18:25 功能 #613 (已解决): 基础打桩测试
验证以下参数输出符合预期
①sync_alg频偏输出
②sync_alg时偏输出
③proc_ctrl频偏输出
④proc_ctrl时偏输出
⑤pl-ps中断频偏调整
导出 Atom