活动
从 2021-08-31 到 2021-09-29
2021-09-15
- 11:21 错误 #644 (已解决): 7010工程3k频偏问题纠正
- ①经过确认,确实是频偏调整速度过快,导致频率抖动过大。
②当设置 proc_ctrl频偏调整余量为300ms时,比较稳定。低于100ms会造成抖动问题。
③目前频谱仪观察是200hz内抖动,很稳定,版本0xdc210909
2021-09-13
- 18:58 错误 #644: 7010工程3k频偏问题纠正
- 波动范围在200hz以内 ,
频谱仪波动范围也在200左右。
!210913_01.png!
!210913_02.png!
增加频偏调整的返回值判断;当频偏调整完毕后,才可以进行下一步动作。
- 12:05 错误 #644: 7010工程3k频偏问题纠正
- 下一步测试:对频偏进行手动校准后,调整开环,统计sync_alg模块的输出值,观察输出值的波动
- 09:58 错误 #644 (进行中): 7010工程3k频偏问题纠正
预期是sync_alg模块输出值0~200,频谱仪看到频偏小于200; 实际计算结果-3.5 差值500Hz; 频谱仪看到的频偏最大可到700Hz- 09:40 错误 #644: 7010工程3k频偏问题纠正
- 观察3k补偿后有1.175k的频偏
经过测试,①硬件本身频偏大概300-500hz,所以不是硬件本身引入
②移除频偏补偿,频谱仪频偏显示3.6-4.2k。这里推测部分是3.5k算法偏移,其余100~700hz可能是硬件偏移。
...
2021-09-08
- 16:43 错误 #644 (已解决): 7010工程3k频偏问题纠正
- 使用算法,在ps部分对频偏进行纠正;
伪代码如下:
!20210908_频偏纠正伪代码.png! - 11:32 功能 #642 (已解决): 计算相位补偿的频域偏移量
- 以上问题已经解决
- 11:31 功能 #642 (已解决): 计算相位补偿的频域偏移量
- 设计计算频域偏移量的伪代码,实现在不同的信道配置下,都可以在PS初始化阶段计算出一个固定的频域偏移值。
!伪代码.PNG!
2021-09-07
- 20:13 错误 #633 (已解决): 基站与终端本振配置为非常接近(几十Hz),但算法测量值为3kHz左右
- 以上计算过程解决了3.5K频偏的问题,此问题已经收敛。
- 20:12 错误 #633: 基站与终端本振配置为非常接近(几十Hz),但算法测量值为3kHz左右
- 发送端的相位补偿和收发频点不一致,引起的相位差,等效为3.5K的频偏。具体的计算公式如下
!频偏估计.PNG!
综上发送端的相位补偿和收发频点不一致,有个3.5K的频偏。
2021-09-03
- 11:43 功能 #638: 7020工程搭建及测试
- 迁移合并 新的sync_alg代码时,ip合并遇到问题。
2021-09-02
- 10:07 功能 #638 (已解决): 7020工程搭建及测试
- 说明:将y220的7010工程,增加功能,搭建7020工程
7010工程 freq_conv_210707_zc7010/
7020工程 freq_conv_210902_zc7020
测试:见后续子任务
2021-09-01
- 18:53 错误 #636 (已解决): 在板跟matlab计算的峰值不一致
- 经过加大使能后采数确认,偏差是由于采数错了点引起
!210901_onboard.png!
!210901_matlab.png!
- 18:51 错误 #636 (已解决): 在板跟matlab计算的峰值不一致
- 现象:
在板的频偏基本一致,但是峰值差距很大
如频偏差几十hz,峰值在板110,matlab200多 - 18:47 功能 #619 (已解决): 确认fpga内部计算结果
- 16:32 功能 #635: 测例测试
- 已完成测例1、2、3、5
测例4因缺少新硬件,暂时挂起 - 16:31 功能 #635 (已解决): 测例测试
- 1。时偏测试
2。状态机测试
3。频偏测试
4。开关控制量
5。2.5ms周期测试
见飞书文档《TEC测试方案及用例》
导出 Atom