活动
从 2021-10-26 到 2021-11-24
2021-11-24
- 19:06 错误 #716: 单天线无ssb等信号发出
- 网关修改
单天线,无ssb发出
双天线,有ssb发出 - 19:05 错误 #716 (已解决): 单天线无ssb等信号发出
- 16:44 功能 #693: 转频联调测试
- 测试:
①启动基站,观察pru发射波形(注意单天线、接收链路低11db)
预期:
②连接转频,观察转频频偏时偏,确认是否同步(注意iq问题)
③观察转频的3.6G输出波形
④连接cpe,观察cpe连接情况 - 16:34 功能 #693: 转频联调测试
测试:连接终端,业务接入
工程:R2F_FFB02_V_2_0_0_T211105_5p8G_terminal_ver2
版本:2.2
基站:E1F_EPB02_V_1_1_2_T210907_harqD7E2_CM...- 16:33 功能 #704 (已解决): 5.8G pru基础测试
- 工程:R2F_FFB02_V_2_0_0_T211105_5p8G_terminal_ver2
版本:211105_ver2.2
测试发射频点符合预期5775.3(去除频谱仪频偏) - 15:53 功能 #704 (进行中): 5.8G pru基础测试
- 15:38 功能 #704 (已解决): 5.8G pru基础测试
- 15:38 功能 #704 (进行中): 5.8G pru基础测试
- 14:27 功能 #704: 5.8G pru基础测试
- 经过测试,频点正确输入频点(使用板载晶振)
输出值 理论值 差值
3532.74
5771.68
=5775.3M-3.84M+300k 5775.3
3.62
3507.44 5754.08M
=5750M... - 15:40 功能 #684 (已解决): ADF4351等功能开发
- 测试完毕,见《5.8G终端测试记录.docx》
2021-11-23
- 18:59 功能 #704: 5.8G pru基础测试
- 经李辰测试,为platform_drivers.c中的4351的极性取反了,应当为0。
- 17:17 功能 #704: 5.8G pru基础测试
- 测试工程版本:R2F_FFB02_V_2_0_0_T211105_5p8G_terminal_ver1_new 版本打印"ru version :211105_ver1.1 new"
- 16:54 功能 #704 (挂起): 5.8G pru基础测试
- 现象:
①经过到威视锐调试,顶层sw_refs/spi总线接口均可在硬件管脚测到,且信号正常。但4351未锁定。
②频繁配置有概率表现4351锁定。
分析:原因疑似威视锐硬件问题
处理:等待硬件调试完毕 - 17:04 功能 #693 (进行中): 转频联调测试
-
基站:
au+5.8Gpru
cpe:四信 3.6G
转频:3.6~5.8
2021-11-19
- 20:08 功能 #704: 5.8G pru基础测试
- 现象:
①各模块频点配置正常
②输入频点及波形正常
③输出频点及波形异常
!211119_a.jpg!
!211119_c.jpg!
!211119_b.jpg!
2021-11-18
- 21:06 功能 #704 (已解决): 5.8G pru基础测试
- ①发射频点接收频点
2021-11-16
- 21:07 错误 #700 (已解决): 测试寄存器rx_rf_mode时busy一直拉高
- 解决:
去除debug_ila后,ip ila时钟正常,busy不再拉高 - 21:06 错误 #700 (已解决): 测试寄存器rx_rf_mode时busy一直拉高
- 现象:使用mt脚本ru_rf_mode.sh测试写入tx/rx_rf_mode,回读busy一直拉高
2021-11-15
- 16:37 功能 #694 (已解决): ps 频偏补偿范围问题
- 经过测试,5.8G low lo下,对应补偿值为1737Hz;
测试频偏为1600-1900左右 - 16:34 功能 #697 (已解决): TEC rx pps同 基站tx pps有1us差距
- 经过 *@董小平* 确认,sync_alg模块实际根据CP起点,更改为根据峰值点
修正: 最后一级滤波器,少截取9个样点即可。接口描述保持峰值点不变。
结果:
①测试波形功率抬升位置正确,频偏正确
②测试TEC rx_... - 12:11 功能 #697: TEC rx pps同 基站tx pps有1us差距
- 情况①下,功率抬升点在符号2 cp结束处;
期望功率抬升点在符号2 第一点
!211115_c.png! - 11:03 功能 #697: TEC rx pps同 基站tx pps有1us差距
- 测试:
①调整功率,默认4560点偏移,采数符号0~2+符号3456,matlab分析
②默认4560-144点偏移,采数符号0~2+符号3456,matlab分析 - 10:01 功能 #697: TEC rx pps同 基站tx pps有1us差距
- 测试: 修改tec 工程的初始点偏移initial_pt从4560到(4560-144)可以实现pps的位移
工程:freq_conv_zc7020_T211011_ver5
!211115_02.jpg! - 09:56 功能 #697 (已解决): TEC rx pps同 基站tx pps有1us差距
- 现象:基站tx pps 滞后tec rx pps的时间为1us
!211115_0.png!
2021-11-12
- 09:51 功能 #684: ADF4351等功能开发
- 测试项目:
①频点
②4351
③其他参考《STE项目FPGA参考文档》https://tea7cf22fe.feishu.cn/sheets/shtcn7Ezbwsw7ZGQsVn3vrJK3Jg
2021-11-11
- 21:01 功能 #694 (已解决): ps 频偏补偿范围问题
- 3.6G下,频偏补偿在3.5k
5.8G下,频偏补偿超过12k,导致频偏过大收不到ssb - 20:58 功能 #693 (已解决): 转频联调测试
- 转频电路跟5.8G 单天线基站、3.5G CPE联调测试
见TC401, 文档https://tea7cf22fe.feishu.cn/sheets/shtcnMwNOUECnLUwPIqg9xg0gIc?sheet=CU1yKg - 20:55 错误 #682: 3.6/5.8的频率与理论不符 及 发转收高时延
- ① 示波器可以看到trig,但无法观测到单音信号(从3.6G入,5.8G出),无法测试
② 频谱仪可以观测单音,但收不到trig,且sweep time最小是15ms,也无法测试
需要到海泰进行测试 - 20:54 错误 #682: 3.6/5.8的频率与理论不符 及 发转收高时延
- trig测试
①R109电平,发射为高,接收为低,作为trig
②发射功率的增减作为信号
③观察trig到信号的时延
!211111.jpg! - 20:51 功能 #680 (已解决): 测试ht5859性能及功能
- 20:51 功能 #680 (进行中): 测试ht5859性能及功能
- 除TC202B时延补充测试,以及TC401联调外,其他均已测试完毕,见文档 https://tea7cf22fe.feishu.cn/docs/doccn9iGnRN3jZelL7GYtk0mRgh#
时延测试的记录见问题582 - 20:48 功能 #684: ADF4351等功能开发
- 已编写完毕,待测试
2021-11-05
- 10:02 功能 #684 (已解决): ADF4351等功能开发
- ①ADF4351增加管脚约束
②ADF4351配置
③tx/rx iq取反
④PL编译选项
2021-11-04
- 14:35 功能 #680 (挂起): 测试ht5859性能及功能
- ①基站工程增加10ms输出功能 已完成 见工程《E1F_NRB02_V_1_3_3_T210617_HarqGua_C3e
》
②转频工程调整TDD模块开关 完成中,见工程《freq_conv_zc7020_T211011_v... - 14:34 错误 #682 (挂起): 3.6/5.8的频率与理论不符 及 发转收高时延
- 14:17 错误 #682: 3.6/5.8的频率与理论不符 及 发转收高时延
- 发射转接收延迟,海泰反馈2us,其使用的频谱仪0span+触发
待后续转频工程使用频谱仪0span+触发验证
!211104_a.jpg!
2021-11-03
- 15:10 错误 #682: 3.6/5.8的频率与理论不符 及 发转收高时延
- 1. 频率问题
①分析:
转频是高本振,所以freq(3.5G) + freq(5.8G)的和为固定,差不固定
②结果:
计算 和值 基本相同
差值是由于频谱仪固有的约150k频偏导致
!211103_a.jpg!
... - 15:06 错误 #682 (已解决): 3.6/5.8的频率与理论不符 及 发转收高时延
- *1.3.6G/5.8G频点的差值与理论不符*
输入频点3.6365
输出频点5.7988
δ=2.1623
理论δ=5.7753-3.6597=2.1156
*2.发射转接收 时延4800ns 过大*
2021-11-02
- 21:17 功能 #680: 测试ht5859性能及功能
- TEC 收发切换时延测试完毕
待完成:
①基站工程增加10ms输出功能
②转频工程调整TDD模块开关 - 21:16 功能 #680: 测试ht5859性能及功能
- 现象:TX_EN开启,时钟消失
测试:调整供电电流后,经过tec测试,收发均正常
结论:此问题由供电电流不足引起
2021-11-01
- 09:43 功能 #680: 测试ht5859性能及功能
- +++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++
上电配置发射接收挂死,推荐配置与测试配置如下:
测试工程:freq_conv_zc...
2021-10-29
- 17:37 功能 #680 (已解决): 测试ht5859性能及功能
- ①测试功能
时偏频偏调整、tdd切换位置 √
版本《freq_conv_zc7020_T211011_ver4》
②测试基础性能见<TEC设计方案及用例>https://tea7cf22fe.feishu.cn/sheets/s... - 17:34 功能 #607: 8路并行,fir动态加载,NcelID选择PSS和SSS序列功能完成
- 暂不实现,挂起
- 17:32 功能 #638 (已解决): 7020工程搭建及测试
- ①2020.1样例工程在板√
②2020.1样例工程转2018.3,在板√
③合并工程√ 工程名称freq_conv_zc7020_T211011a
更新版本freq_conv_zc7020_T211011_ver4.zip,已... - 17:30 功能 #638 (进行中): 7020工程搭建及测试
- ①2020.1样例工程在板√
②2020.1样例工程转2018.3,在板√
③合并工程√ 工程名称freq_conv_zc7020_T211011a
更新版本freq_conv_zc7020_T211011_ver4.zip,已... - 17:31 功能 #635 (已解决): 测例测试
- y220的测试,除了测例4外,均完成,本问题结束;
- 17:28 功能 #656 (已解决): 转频硬件样例验证
- 测试成功,合并转频功能,测试时偏频偏ok, 版本:freq_conv_zc7020_T211011a.zip
导出 Atom