活动
从 2021-03-08 到 2021-04-06
2021-04-06
- 20:22 错误 #509 (已解决): [链路分析]UE接入过程,搜不到PSS信号问题
- 20:21 错误 #509 (已解决): [链路分析]UE接入过程,搜不到PSS信号问题
- 分析在板采集的数据,解决频域数据在右边的问题。IQ数据相反。
调整MATLAB连续搜索峰值的代码,搜索不到峰值。修改了频偏搬移到中间偏移量34.74M。滤波器的抽取位置从38改为30。理想数据匹配出峰值。
!22.png!...
2021-04-02
- 18:09 功能 #488: CM
- ①文档 编写完成
②代码 编写完成
③仿真 进度100%
④在板
2021-04-01
- 17:02 错误 #507 (已解决): 广播SSB发送 异常,频谱仪检测不到广播信号
- 16:58 错误 #507: 广播SSB发送 异常,频谱仪检测不到广播信号
- 解决之前广播信号位置不对的问题,原因是 IQ数据反了。
- 17:00 错误 #508 (已解决): 上行Pusch数据的回调函数在启动一段时间后不再触发
- 问题已经解决,zlog打印异常导致。统计信息上查看 包数正常,没有丢数据。
- 11:12 任务 #498 (挂起): DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
2021-03-30
- 20:49 功能 #488: CM
- ①文档 编写完成
②代码 编写完成
③仿真 进度50%
④在板 - 20:44 错误 #507 (转测试): 广播SSB发送 异常,频谱仪检测不到广播信号
- 打开 RRU的 sfn 时钟,正常发送广播
- 17:24 错误 #507 (已解决): 广播SSB发送 异常,频谱仪检测不到广播信号
- 18:13 错误 #508: 上行Pusch数据的回调函数在启动一段时间后不再触发
- fpga启动后,在小区激活前就会每个slot发送pusch的数据,当slot到20479的时候,小区开始激活,激活后,pusch的数据slot从0开始直到slot为9998,仍然可以正常发送,在9998之后,上行pusch突然消失,但...
- 17:29 错误 #508 (进行中): 上行Pusch数据的回调函数在启动一段时间后不再触发
- 17:26 错误 #508 (已解决): 上行Pusch数据的回调函数在启动一段时间后不再触发
- 17:22 功能 #505: eCPRI联调测试
- 驱动修改:
1、启动时,增加等待40s,等待RF 初始化完成;
2、prach修改参数配置;
修改后,prach通道配置参数正常,时序打印正常:...
2021-03-29
- 19:39 功能 #505: eCPRI联调测试
- prach slot号连续问题,FPGA加调测后发现寄存器cfg_info内容为0,需要进一步分析
- 19:35 功能 #505: eCPRI联调测试
- 发现FPGA原fronthaul_rx模块中rx_ant_dis 给pss_conv输出的head中,没有填子符号号,但pss_conv模块会判断这个,修改后此问题不再出现。 但物理层发现收到prach slot号连续(实际应该间隔20)
2021-03-27
- 18:38 功能 #505 (进行中): eCPRI联调测试
- 1、驱动调试通过,可以正常完成基站的初始化,激活小区;
2、基站启动后,会出现挂死,问题应该是prach提供的slot号错误;
抓到的log如下:... - 18:34 功能 #505 (已解决): eCPRI联调测试
2021-03-26
- 18:31 功能 #488: CM
- 步骤:
①文档 编写完成
②代码 进度50%
③仿真
④在板 - 09:36 功能 #488 (进行中): CM
- 步骤:
①文档 编写完成
②代码 进度30%
③仿真
④在板
2021-03-25
- 10:58 任务 #498: DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- rx_antx_dis对输入的子符号包的长度字段也进行保护,判断符号和子符号产生长度信息(因为是输出是RAM,后级模块按照长度读取RAM)。
2021-03-24
- 18:01 任务 #498: DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- DU FPGA的ST测试, 数据流为:激励生成(原有模块)-->fronthaul_TX -->user_TX-->cpri_TX -->cpri_RX-->user_RX-->fronthaul_RX -->FFT(同时-->PRACH)
- 17:59 任务 #498: DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- 修改了rx_antx_dis模块, 进行DU FPGA的ST测试, 数据流为:激励生成(原有模块)-->fronthaul_TX -->user_TX-->cpri_TX -->cpri_RX-->user_RX-->fronthau...
- 10:16 功能 #486 (挂起): 维测模块测试
2021-03-22
- 15:59 任务 #498: DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- RU tx_distibute 模块原有子符号丢失保护, DU 在rx_antx_dis模块增加保护。
- 10:42 任务 #498 (进行中): DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- 10:41 任务 #498 (已关闭): DU RU ecpri 版本增加 以太光纤传输时一个小包异常或连续两个小包异常的保护
- 09:38 功能 #479 (挂起): 远程升级
- fr tdd或CM模块测试完毕后进行
- 09:37 功能 #486: 维测模块测试
- 同CM共同测试
- 09:37 功能 #488: CM
- DU/RU 部分,CM相关代码梳理完成,文档编写30%
步骤:
①文档
②代码
③仿真
④在板
2021-03-18
- 09:34 功能 #488 (已解决): CM
- 描述:pru部分的配置通道建立
- 09:34 功能 #481 (挂起): wi tdd实现
- 暂时挂起。500米内可使用cp进行切换,500米以上需要划分专门的时隙进行切换。
2021-03-17
- 15:27 功能 #486 (挂起): 维测模块测试
- 说明:du的调测添加比较费时间,使用维测比较方便
x86版本:dev2.0 fr2.0
fpga版本:E1F_EPB02_V_1_1_2_T210317
目标:测试维测模块可用,并添加维测信号
2021-03-16
- 11:00 功能 #482 (已关闭): ecpri wi、fr代码合并
- ①涉及硬件:du/ru的代码合并
②涉及版本:wi fr的ecpri版本
③切换方式:宏定义
④功能验证:
TDD模块测试通过
FDD外环测试通过
2021-03-15
- 17:36 功能 #325 (已解决): TDD切换功放适配
- 17:36 功能 #325 (进行中): TDD切换功放适配
- 功放适配由威视锐pRU解决。
功放切换时间参考fr tdd的测试 - 17:35 功能 #481 (挂起): wi tdd实现
- 实现wi tdd,
①组件切换时间参考fr tdd切换
②切换位置实现
③gNB/UE差别
步骤一:文档
步骤二:代码
步骤三:仿真
步骤四:在板测试 - 17:32 功能 #405 (已解决): tdd移植pru
- pRU工程文件合并
名称:R2F_FFB02_V_1_0_0_T210315
路径:http://192.168.1.104/YZRT/yzh/fpga_urllc/tree/Test
- 15:07 功能 #479 (已解决): 远程升级
- 对DU/RU远程升级,不需通过下载线及vivado程序
2021-03-11
- 18:25 功能 #405: tdd移植pru
- ①发送时序根据TC004002,TX的TDD周期为5ms符合设计,但是20ms的周期内,TDD的最后上升沿是19.800ms处,200us的时间差无法解释,认为是频谱仪采数延迟或通道生效延时,暂时挂起
②发送底噪抬升根据TC0030... - 09:47 任务 #451: FEC FTH demo & test 程序实现
- FEC 通信成功,发送decode能返回。
2021-03-10
- 09:50 功能 #405: tdd移植pru
- 周一周二对《FPGA RU_TDD测试.xlsx》的内容进行测试
①解决rx gpio att数值不匹配问题
之前测试漏写bit5,故理论值31.5dbm,实测只有一半。
②最大发射功率约27dBm
③3.4-3....
2021-03-09
- 10:52 错误 #465 (已解决): 5341配置失败
- 10:51 错误 #465 (已解决): 5341配置失败
- fpga配置5341时,spi配置每一条指令没有时间间隔,导致配置失败。现在加入在每一次ioctrl后,加一条usleep(1),问题解决了。
导出 Atom