活动
从 2021-07-13 到 2021-08-11
2021-08-11
- 18:09 错误 #616: 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 峰值测试情况: 终端 P40 在屏蔽箱测试
1 上行峰值测试结果如图:
!上行峰值测试结果1.png!
2 高MCS情况下的误码率:
!高mcs误码情况.png!
- 16:07 错误 #616: 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 经过上面的多组测试对比分析:
1、发现在新板卡上,上行的接收增益如果配置为255,功率会有明显的溢出,降低3db后,功率基本无越界,偶现最大值会有溢出,如果继续降低3db,然后有偶现溢出的现象,但是降的太低会影响对中远点的ue的接收... - 15:56 错误 #616 (进行中): 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 测试记录如下:
1、调整上行接收增益,降低10db,调整P0值,-60 --> -65 测试结果如下:
!rxgain235.png!
2、调整上行接收增益索引为255,不降低上行接收增益,调整P0值为-76测试结果如下:
... - 16:11 性能 #622 (已解决): FPGA BA5200版本的下行峰值测试
- 下行调整了scale的取值为0x137,测试结果如下:
!下行峰值测试记录.png! - 16:09 性能 #622 (已解决): FPGA BA5200版本的下行峰值测试
- 15:53 错误 #614: 上电启动,FPGA无法识别,需要reboot后,才能识别
- 增加这几条约束:
set_property BITSTREAM.CONFIG.SPI_32BIT_ADDR YES [current_design]
set_property BITSTREAM.CONFIG.SPI_FALL_E...
2021-08-10
- 20:22 错误 #615: CM通道配置异常,驱动配置流程卡住
- 修改读写reg的cpri包为64byte后,通过MT可以读写ru寄存器;但du启动仍然卡在读ru状态那里,此时fpga未触发到dma下发读命令, 在这种情况下,du发起MT命令,读ru版本是可以读到,此时fpag也触发到dma命令。 ...
2021-08-05
- 14:34 错误 #615: CM通道配置异常,驱动配置流程卡住
- 发现FPGA合入代码时有处位宽不对,修改后还不行。原因应该是寄存器读写的包小于15P芯片10/25G以太IP支持的最小包,需修改DU、RU相关代码。
- 09:54 错误 #615 (已解决): CM通道配置异常,驱动配置流程卡住
- 09:57 错误 #616 (进行中): 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- !上行误码.png!
- 09:53 错误 #609 (已解决): 更换新版的FPGA,随机接入preamble ID 解析错误
- 09:52 错误 #614 (已解决): 上电启动,FPGA无法识别,需要reboot后,才能识别
2021-08-03
- 16:41 错误 #609: 更换新版的FPGA,随机接入preamble ID 解析错误
- 1、老杨调整fpga和ru之间的时钟同步,解决了preamble Id 解析错误的问题。
2、接入后发现下行速率误码率50%,经过分析测试,调整下行的scale 为 0x137 后,下行64qam mcs28 误码率为0%。
3、...
2021-07-26
导出 Atom