活动
从 2021-08-11 到 2021-09-09
2021-09-08
- 16:27 错误 #643 (已解决): du频点配置问题
- 在版本《E2F_EPB02_V_1_1_2_T210812_a2CM_i1_frq》中,通道可用。
且调整值是线性变化的,5683最大值为65535
!20210908_5683跟ru频率变化关系.png! - 16:25 错误 #643 (已解决): du频点配置问题
- 使用mt通道,配置5683,调整du的时钟,从而调整ru的频点
2021-09-02
- 09:45 错误 #615: CM通道配置异常,驱动配置流程卡住
- 驱动发现对一个标志状态判断错误,修改后可以通过。但配置时隙配比未生效,需继续分析。
2021-08-18
- 10:05 错误 #614 (已解决): 上电启动,FPGA无法识别,需要reboot后,才能识别
- 后续测试未出现这个问题
2021-08-12
2021-08-11
- 18:09 错误 #616: 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 峰值测试情况: 终端 P40 在屏蔽箱测试
1 上行峰值测试结果如图:
!上行峰值测试结果1.png!
2 高MCS情况下的误码率:
!高mcs误码情况.png!
- 16:07 错误 #616: 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 经过上面的多组测试对比分析:
1、发现在新板卡上,上行的接收增益如果配置为255,功率会有明显的溢出,降低3db后,功率基本无越界,偶现最大值会有溢出,如果继续降低3db,然后有偶现溢出的现象,但是降的太低会影响对中远点的ue的接收... - 15:56 错误 #616 (进行中): 大下行配比下,上行scale配置为0x137,上行2ant mcs>23,误码率翻倍增加
- 测试记录如下:
1、调整上行接收增益,降低10db,调整P0值,-60 --> -65 测试结果如下:
!rxgain235.png!
2、调整上行接收增益索引为255,不降低上行接收增益,调整P0值为-76测试结果如下:
... - 16:11 性能 #622 (已解决): FPGA BA5200版本的下行峰值测试
- 下行调整了scale的取值为0x137,测试结果如下:
!下行峰值测试记录.png! - 16:09 性能 #622 (已解决): FPGA BA5200版本的下行峰值测试
- 15:53 错误 #614: 上电启动,FPGA无法识别,需要reboot后,才能识别
- 增加这几条约束:
set_property BITSTREAM.CONFIG.SPI_32BIT_ADDR YES [current_design]
set_property BITSTREAM.CONFIG.SPI_FALL_E...
导出 Atom