活动
从 2021-01-14 到 2021-02-12
2021-02-09
- 17:56 eCPRI 错误 #280 (已解决): DU自环配置split_len=1392byte时,跑一定时间后,显示CRC正确和错误都0
- 与其他问题重复,更换x86版本后,一直未出现。
- 17:55 eCPRI 错误 #292 (已解决): DU上电后,FPGA使用Program Device测试,reboot、执行Go.sh后,FPGA发现没有250M时钟
- 后续再未出现
- 17:53 eCPRI 错误 #294 (已解决): 修改符号tti产生异常的问题后,DU自环,split_len=1400byte,跑约10分钟后FPGA收不到数据
- 与其他问题重复,更换x86版本后,后续一直未出现
- 17:51 eCPRI 错误 #381 (已解决): Ecpri du-ru环回出现两次CRC错3000对4000
- 后续未出现。
- 17:51 eCPRI 任务 #409 (已解决): eCPRI-FR FPGA 2/4天线系统设计
- 17:50 eCPRI 任务 #416 (已解决): 合入代码,出FR_CPRI的DU FPGA版本
- 上板测试通过
- 15:22 eCPRI 错误 #422 (已解决): FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- 1、上次在crc正确一段时间后挂掉应该是开的log较多,关闭一些log后,跑1个多小时crc仍然正确。
2、fft_dma_conv丢数问题,应该是因为cpri环回和原来RU相比,fft输出数据的时序有变化,可能更快了,fft_dm... - 11:47 eCPRI 错误 #422 (挂起): FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- 修改读fifo判断且加大fifo后,此问题不复现,DU -RU外环跑一会 crc error:0%,后来又出现挂死,但此问题未触发,应该是其他问题。
另外fft_dma_conv模块本来是为保护dma异常后,上行链路不挂死的,这个模... - 11:27 eCPRI 错误 #422: FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- 经加调测查看波形,发现du fpga的fft_dma_conv模块内读FFT输出fifo时,没有判断输出fifo几乎满,仅在写输出fifo时判断了几乎满(fifo深度为512),导致fft输出数据丢失,后级dma读取长度错误,导致dm...
2021-02-08
- 09:35 eCPRI 功能 #405: tdd移植pru
- 代码编写完成,进行仿真
2021-02-07
- 16:53 eCPRI 错误 #434 (进行中): 下行FEC ENCODE TX HEADER中的帧号发生跳变,TTI未发生跳变
- 16:53 eCPRI 错误 #434 (挂起): 下行FEC ENCODE TX HEADER中的帧号发生跳变,TTI未发生跳变
- ...
- 09:36 eCPRI 功能 #405: tdd移植pru
- 由于时钟问题,补充了时钟模块,以产生TDD所需的TX时钟脉冲及idx,RX脉冲,设计完毕,编写代码。
- 09:31 eCPRI 错误 #422: FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- DU-RU外环测试,x86打印发现没有帧号子帧号,FPGA修改DU和RU代码后测试,CRC除前两时隙外都正确,但出现上行挂死问题,需要进一步分析
- 09:25 eCPRI 错误 #422: FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- DU自环测试时,上行链路必须在接收到下行时隙时才启动,与当前物理层流程不一致,需要连接RU进行测试。
2021-02-03
- 16:09 YZMM2-0 错误 #428 (挂起): sysrepo 偶尔崩溃导致无法获取配置数据
- 下个版本(2.1.3)中提供此功能
- 16:06 YZMM2-0 错误 #428: sysrepo 偶尔崩溃导致无法获取配置数据
- 原因
- sysrepo client (agent/cu/du) 崩溃后没有释放sysrepo资源导致sysrepo崩溃
解决方案:
- 崩溃后运行 make shm_clean 清理共享内存
- oam_agent ... - 16:05 YZMM2-0 错误 #428 (已关闭): sysrepo 偶尔崩溃导致无法获取配置数据
- sysrepo 偶尔崩溃
- 12:20 eCPRI 功能 #405: tdd移植pru
- RU的tti及slot是ecpri恢复,目前使用该tti产生rx tti及sfn,供TDD模块使用
2021-02-02
- 18:08 eCPRI 功能 #405: tdd移植pru
- 仿真完毕。准备在板测试。
计划:
①直接在ecpri_wi的ru工程建立PL部分中断逻辑,使用vio控制;--》完成
②PS部分中断逻辑合并,使用Pl控制ps中断进行调试。--》完成
③测试ps部分无问题,开发PL部分TD... - 15:53 eCPRI 错误 #422 (进行中): FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- 上行数据到的太晚,之前的上行任务由于没有数据到达无法触发,nListRunning无法置0导致触发phy_stop...
2021-02-01
- 19:44 eCPRI 功能 #405: tdd移植pru
- tdd的pl代码编写完毕。准备进行仿真,简单测例,无问题后出版本联调。
计划:
①直接在ecpri_wi的ru工程建立PL部分中断逻辑,使用vio控制;--》完成
②PS部分中断逻辑合并,使用Pl控制ps中断进行调试。--》... - 12:19 YZMM2-0 功能 #302 (进行中): YZMM使用建议
- 当前状态
1. 1.104 是一个代码服务器,使得2网段的机器无法自动安装。 建议出个U盘版本 *移到安装流程优化需求中*
-2. yang模型和xml配置文件可能会经常修改添加删除。- *_已完成_*
-1. 建议自动提交G... - 12:15 YZMM2-0 功能 #299 (反馈): YZMM2-0 参数动态修改 新需求
- 暂时不做此需求
- 11:39 eCPRI 错误 #422 (已解决): FR_CPRI调试,X86打印显示FFT DMA收到三次FPGA通知描述符完成,但译码未启动
- 10:14 eCPRI 错误 #421 (已关闭): FR_CPRI调试,FPGA发射fronthaul模块把数据丢弃
- 10:14 eCPRI 错误 #420 (已关闭): FR_CPRI调试,X86收到tti中帧号一直是0
2021-01-30
- 18:42 eCPRI 功能 #405: tdd移植pru
- ps部分验证完毕,可以通过pl的控制,完成射频功率增大减小。目前使用irq中断。
进行pl部分逻辑开发
计划:
①直接在ecpri_wi的ru工程建立PL部分中断逻辑,使用vio控制;--》完成
②PS部分中断逻辑合并... - 16:14 eCPRI 错误 #421 (已解决): FR_CPRI调试,FPGA发射fronthaul模块把数据丢弃
- 看到收到数据的子帧/时隙号和本地tti维护的不一致,所以把数据丢弃,原因是ecpribase.h一个寄存器配置错,以及wi tti那块一个问题,在fr版本需要修改 。 修改后问题解决。
- 16:13 eCPRI 错误 #421 (已关闭): FR_CPRI调试,FPGA发射fronthaul模块把数据丢弃
- 16:09 eCPRI 错误 #420 (已解决): FR_CPRI调试,X86收到tti中帧号一直是0
- 16:08 eCPRI 错误 #420 (已关闭): FR_CPRI调试,X86收到tti中帧号一直是0
- 因为du FPGA基于wi修改的,wi cpri版本不上报帧号, 重新修改后x86看到帧号正常
2021-01-29
- 10:02 YZMM2-0 功能 #393 (已解决): DU 添加基于yang模型的告警功能
- 1.DU 和 YZMM 的接口代码添加完,并已经测试通过;
2.目前DU侧的告警只有一个,即小区disable,具体需要哪些告警后期根据实际需求进行添加。
代码已经合入alpha版本。
2021-01-28
- 14:44 eCPRI 功能 #405: tdd移植pru
- 完成Pps部分的纯中断逻辑测试,待合并入ps工程。
计划:
①直接在ecpri_wi的ru工程建立PL部分中断逻辑,使用vio控制;--》完成
②PS部分中断逻辑合并,使用Pl控制ps中断进行调试。--》进行中
③测试p... - 10:35 eCPRI 任务 #409 (进行中): eCPRI-FR FPGA 2/4天线系统设计
- 暂定4天线走一个DMA 通道,另外以太ip例化两个,需要继续考虑两个以太ip输出天线01和23之间的对齐
- 10:32 eCPRI 任务 #416 (转测试): 合入代码,出FR_CPRI的DU FPGA版本
- 在降低译码时钟到110M,编码时钟到170M后,版本可以出来,在上板测试中。
2021-01-27
- 18:10 eCPRI 功能 #405 (进行中): tdd移植pru
- 18:09 eCPRI 功能 #405: tdd移植pru
- 进度:
①TDD的设计关闭,包括FPGA部分的状态机、模块、引脚。
②暂时无法建立轻量系统
计划:
①直接在ecpri_wi的ru工程建立PL部分中断逻辑,使用vio控制;
②以及PS部分中断逻辑,使用PS部分的串口进行... - 17:55 YZMM2-0 错误 #388 (已解决): YZMM2.1 自启动CU/DU状态错误
- 15:36 eCPRI 任务 #416 (进行中): 合入代码,出FR_CPRI的DU FPGA版本
- 15:35 eCPRI 任务 #416 (已解决): 合入代码,出FR_CPRI的DU FPGA版本
- 15:30 eCPRI 任务 #409 (挂起): eCPRI-FR FPGA 2/4天线系统设计
- 12:28 YZMM2-0 错误 #389 (已解决): CU 没有正确处理sigterm信号
- 在YZMM上测试,可以通过网页正确关闭,关闭后网页的信息为停止。
2021-01-26
- 15:14 YZMM2-0 功能 #392 (挂起): CU 添加基于yang模型的告警功能
- 15:06 YZMM2-0 错误 #389 (转测试): CU 没有正确处理sigterm信号
- 自测完成。
"Issues 32":http://192.168.1.104/YZRT/5gnr/nr_hl_cu/issues/32
合入分支`release_YZS_NR_C_V0.3.1` - 14:51 YZMM2-0 错误 #389 (进行中): CU 没有正确处理sigterm信号
- 添加完成,支持sigterm.
2021-01-25
- 10:38 eCPRI 性能 #372 (已关闭): ecpri星座图频域数据差
- 10:38 eCPRI 错误 #371 (已关闭): ecpri rx线程超时异常
- 10:38 eCPRI 错误 #366 (已关闭): DU-RU环回测试,DU的cpri输出天线0丢失一个子符号包
- 10:38 eCPRI 任务 #343 (已关闭): 添加WI-dma,接口log
- 10:38 eCPRI 任务 #341 (已关闭): du 上行抓数
- 10:38 eCPRI 错误 #333 (已关闭): 120m带宽底噪高
- 10:38 eCPRI 错误 #322 (已关闭): [dev_multi_ue_1_2_pf][平台]采数dshell问题/matlab匹配问题
- 10:38 eCPRI 错误 #320 (已关闭): 修改pru 128bit内4个32bit样点排序问题后,测试DU-RU外环回,还有CRC错误较多,X86一秒内就显示接收无数据等现象
- 10:38 eCPRI 功能 #319 (已关闭): VIVADO操作PRU,可以program fpga,但program flash报错,后发现是电脑U口和usb线连接不稳定
- 10:38 eCPRI 功能 #316 (已关闭): ecpri平台版本问题
- 10:38 eCPRI 错误 #311 (已关闭): RU发送射频信号(WI 20M宽带)杂散和畸变
- 10:38 eCPRI 错误 #308 (已关闭): 数字域环回样点偏移
- 10:38 eCPRI 错误 #288 (已关闭): 修改正确TTI后,DU环回,FPGA收到小于10包数据后就没数了
- 10:38 eCPRI 错误 #282 (已关闭): du和ru TTI未同步
- 10:36 YZMM2-0 功能 #394 (已关闭): YZMM 前端支持告警定义的导入导出(csv)
- 09:15 YZMM2-0 功能 #394 (已解决): YZMM 前端支持告警定义的导入导出(csv)
- 已完成
- 10:36 YZMM2-0 错误 #390 (已关闭): DU 没有正确处理sigterm信号
- 10:36 YZMM2-0 错误 #356 (已关闭): YZMM2-0 参数显示功能 只有一个UE尝试接入的时候UE显示数量大于1
- 10:36 YZMM2-0 错误 #354 (已关闭): YZMM2-0 参数动态修改- 高级配置修改mcs的值的同时把max_dl_hq_tx也修改了
- 10:36 YZMM2-0 功能 #349 (已关闭): YZMM动态配置添加
- 10:36 YZMM2-0 功能 #336 (已关闭): YZMM在页面支持yang模型的下载和上传
- 09:16 YZMM2-0 功能 #336 (已解决): YZMM在页面支持yang模型的下载和上传
- 已完成
- 10:36 YZMM2-0 功能 #327 (已关闭): YZMM移植
- 10:36 YZMM2-0 错误 #323 (已关闭): YZMM2-0 参数显示功能- PHY突然挂死的情况下DU统计小区个数减少
- 09:25 YZMM2-0 错误 #309 (已关闭): YZMM2-0 参数动态修改- 偶尔掉线
- 未复现, 关闭
2021-01-22
- 17:28 eCPRI 任务 #409 (已解决): eCPRI-FR FPGA 2/4天线系统设计
- 11:55 eCPRI 功能 #405: tdd移植pru
- ①确认zynq的中断及轮询机制
②确认arm读取fpga的寄存器机制
③TDD功能的实现
2021-01-21
- 09:57 eCPRI 功能 #405 (已解决): tdd移植pru
- 需求:从sync_prach代码(fr2.0对应的fpga固件)中,移植tdd模块到pru中,并测试通过
2021-01-20
- 11:46 YZMM2-0 错误 #390 (已解决): DU 没有正确处理sigterm信号
- DU侧添加了SIGTERM信号的注册和相关处理;
YZMM界面上测试,DU服务能够正确停止。
2021-01-18
- 12:27 YZMM2-0 功能 #394 (已关闭): YZMM 前端支持告警定义的导入导出(csv)
- 12:23 YZMM2-0 功能 #393 (已关闭): DU 添加基于yang模型的告警功能
- 根据样例代码添加告警
- 12:22 YZMM2-0 功能 #392 (挂起): CU 添加基于yang模型的告警功能
- 根据样例代码添加告警
- 12:17 YZMM2-0 功能 #391 (新建): 基于yang模型的告警功能完善
- 1. CU/DU 添加告警功能
2. YZMM 提供告警的导入导出功能 (csv格式) - 11:23 eCPRI 错误 #308 (已解决): 数字域环回样点偏移
- 11:23 eCPRI 错误 #308 (进行中): 数字域环回样点偏移
- 11:12 YZMM2-0 错误 #390 (已关闭): DU 没有正确处理sigterm信号
- DU收到sigterm信号后,应该释放资源并退出主线程
- 11:11 YZMM2-0 错误 #389 (已关闭): CU 没有正确处理sigterm信号
- CU收到sigterm信号后,应该释放资源并退出主线程
- 11:06 YZMM2-0 错误 #388 (已关闭): YZMM2.1 自启动CU/DU状态错误
- systemctl stop cu/du后状态应该为inactive,当前为failed
原因:cu/du没有正确处理sigterm信号 - 10:59 YZMM2-0 错误 #369 (已关闭): 启动顺序导致CU初始化错误
2021-01-15
- 17:37 YZMM2-0 错误 #369 (进行中): 启动顺序导致CU初始化错误
- 参考关联问题
- 15:54 YZMM2-0 错误 #369: 启动顺序导致CU初始化错误
- 分析下应该是YZMM的问题,转给德春
2021-01-14
- 19:14 eCPRI 错误 #308: 数字域环回样点偏移
- 经过定位,是xfft的fifo未使用first word fall through模式,导致fh tx,将复位数据0当做第一个数据写入
上级fifo位置:xfft_top_u/tx_ifft_top_u/ifft_ip_c... - 18:23 eCPRI 错误 #308: 数字域环回样点偏移
- 经过定位,是xfft的fifo未使用first word fall through模式,导致fh tx,将复位数据0当做第一个数据写入
*如下图*
!xfft_dis入口.png!
上级fifo位置:xfft_top_u/tx... - 09:45 eCPRI 错误 #308: 数字域环回样点偏移
- h1. *收发采数对比:*
!tx_antx_gather.png!
h1. *ru采数*
!ru射频模块采数2.png!
!ru射频模块采数.png!
- 09:44 eCPRI 错误 #308: 数字域环回样点偏移
- h1. *收发采数对比:*
!tx_antx_gather.png!
h1. *ru采数*
!ru射频模块采数2.png!
!ru射频模块采数.png!
- 09:41 eCPRI 错误 #308: 数字域环回样点偏移
- 现象:
①定位到数字域ru环回,发送比接收提前一个点
②@杨晋 定位ru的射频模块入口出口,点已经偏移
③定位到du的ecpri下行入口、fh tx dis模块、ifft出口均已出现点的偏移
待进行ifft入口及dma d... - 12:32 eCPRI 错误 #381: Ecpri du-ru环回出现两次CRC错3000对4000
- 今天多次测试CRC都全对,当时这两次错误发生在拔插光纤后,之后又有重插,也不排除光纤接触问题
导出 Atom