马 凤波
- 注册于: 2022-08-18
- 最后登录: 2025-09-16
问题
项目
- 解决方案集成测试 (开发人员, 2022-08-18)
- eMBB2.0 BBIT (开发人员, 2022-08-18)
- 上行大带宽 (开发人员, 2022-08-18)
- 下行4天线 (开发人员, 2022-08-18)
- 覆盖增强 (开发人员, 2022-08-18)
- FPGA新板卡验证 (开发人员, 2022-08-18)
- STE (开发人员, 报告人员, 2022-08-18)
- 研发产品测试 (开发人员, 2022-08-18)
- 2.0基站产品化测试 (开发人员, 2022-08-18)
- STUE(国产化平台) (开发人员, 报告人员, 2023-10-19)
- B5G_UE (开发人员, 报告人员, 2025-01-06)
- FirstCall (开发人员, 报告人员, 2024-11-28)
- 基站横联 (开发人员, 报告人员, 2025-04-24)
活动
2025-09-19
- 15:32 基站横联 错误 #4112 (已解决): sniffer对TX slot的处理
- 09:29 基站横联 错误 #4112 (检视): sniffer对TX slot的处理
- duration=159而不是160,是因为含有一个Tx slot,此时需要ddr相应时隙位置数据要清0.
2025-09-18
- 12:37 基站横联 错误 #4089 (已解决): 测量模块移植到APE2,DM空间向DDR空间 dma搬移失败
- 使用dma实现dm->ddr搬数,测试过程中发现dm数据在变化,而ddr中的数据一直不变,不符合预期。测试代码如下:
ape_csu_dma_1D_L2G_ch2ch3_transfer((uint64_t)ant0_2_unzip...
2025-09-16
- 19:56 基站横联 错误 #4073 (新建): 搬频任务出现dm分配失败
- 多次小区搜索成功上报pss后,搬频任务出现dm分配失败
- 19:55 基站横联 错误 #4072 (已解决): pss上报sfn和slot不变
- 18:26 基站横联 错误 #4072 (已关闭): pss上报sfn和slot不变
- pss上报帧号和时隙号不变,检查sniffer代码发现在timeoffset后,根据timeoffset计算帧号和时隙号,此时timeoffset已经限定在0~61440范围内。修改了下帧号和时隙号的计算位置,解决该问题。
- 18:08 基站横联 错误 #4071 (已解决): pss上报时,pdelay出现负值
- 18:07 基站横联 错误 #4071 (已关闭): pss上报时,pdelay出现负值
- son sniffer上报pdelay的值范围是0~61440, dl sync上报pdelay的值范围是-4000~+4000, 和协议栈接口定义为uint16。协议栈修改了大于65536的解析。
- 18:02 基站横联 错误 #4070 (已解决): 使用ape_csu_dma_2Dto2D_transfer搬移数据,耗时过长
- 18:02 基站横联 错误 #4070 (已关闭): 使用ape_csu_dma_2Dto2D_transfer搬移数据,耗时过长
- 在调试解压缩函数过程中发现,使用ape_csu_dma_2Dto2D_transfer实现ddr到ddr的搬1 slot数据,耗时将近3slot时间,如果dm到ddr搬数,耗时小很多,满足工程要求。
导出 Atom